Titelbild Mikrocontroller

18.8. ADCL und ADCH – ADC Data Register

Bei ADLAR = 0
ADCL und ADCH bei ADLAR = 0

ADCL und ADCH bei ADLAR = 0


Bei ADLAR = 1
ADCL und ADCH bei ADLAR = 1

ADCL und ADCH bei ADLAR = 1


Wenn eine ADC-Wandlung abgeschlossen wurde, wird das Ergebnis in den beiden Registern ADCL und ADCH abgelegt. Wenn das ADCL-Register gelesen wurde, werden beide Register so lange nicht mit Werten neuerer Wandlungen aktualisiert, bis auch das ADCH gelesen wurde. Wenn das Ergebnis linksbündig eingetragen ist und eine Auflösung von 8 Bit ausreichend ist, dann ist es sinnvoll, nur das ADCH auszulesen. Andernfalls muss ADCL als erstes gelesen werden und anschließend auch ADCH.

Mit dem ADLAR-Bit im ADMUX Register wird eingestellt, ob das Ergebnis rechts (0) - oder linksbündig (1) eingetragen wird.

Bit ADC9 bis ADC0: ADC Conversion Result

Diese Bits repräsentieren das Ergebnis der analog – digital – Wandlung.
Impressum