Titelbild Mikrocontroller

5.3. ADC Noise Reduction Mode

Wenn SM2, SM1 und SM0 auf 001 konfiguriert sind, zwingt ein Sleep-Befehl den Controller in den ADC Noise Reduction Mode. Dadurch wird die CPU gestoppt, aber der ADC, der externe Interrupteingang, die TWI Adressüberwachung, der Timer/Counter2 und der Watchdog arbeiten weiter (wenn sie freigegeben sind). Dieser Sleep-Modus schaltet die Takte clkI/O, clkCPU und clkFLASH ab, während alle anderen Takte weiter laufen.

Das verbessert die Messumgebung des ADC und ermöglicht so Messungen mit höherer Auflösung. Wenn der ADC freigegeben ist, wird durch einschalten des ADC Noise Reduction Mode automatisch eine Wandlung gestartet.

Neben dem „ADC Wandlung Abgeschlossen“ Interrupt können nur ein externer Reset, ein Watchdog-Reset, ein Spannungsabfall-Reset, ein TWI Adressübereinstimmung Interrupt, ein Timer/Counter2 Interrupt ein „SPM/EEPROM fertig“ Interrupt oder ein externer Level Interrupt an INT0 oder INT1 den Controller aus dem Noise Reduction Modus aufwecken.
« zurück:
5.2. Idle Mode
» weiter:
5.4. Power-down Mode
Impressum