Modelleisenbahn
Steuerung
AVR-Mikrocontroller
15.11. Beschreibung der USART Register
Der universelle synchrone und asynchrone serielle Empfänger und Sender (USART) verwendet mehrere Register. Diese werden nachfolgend beschrieben.
Start / Neuigkeiten
ATmega8
Kapitel 1 - 8
9. Externe Interrupts
10. 8-bit Timer/Counter0
11. Vorteiler für TC 0 und 1
12. 16-bit Timer/Counter1
13. 8-bit Timer/Counter2
14. SPI
15. USART
15.1. Übersicht
15.2. USART vs. UART
15.3. Takterzeugung
15.4. Frame Formate
15.5. Initialisieren der USART
15.6. Daten Senden
15.7. Daten Empfangen
15.8. Asynchroner Empfang
15.9. Multiprozessor Kommunikation
15.10. Zugriff UBRRH / UCSRC
15.11. Register
15.11.1. UDR
15.11.2. UCSRA
15.11.3. UCSRB
15.11.4. UCSRC
15.11.5. UBRRL und UBRRH
15.12. Beispiele Baudraten
16. TWI / I²C – Bus
Kapitel 17 - 24
Xmega384
AVR-Befehle
YouTube Kanal
Mein Buch
« zurück:
15.10. Zugriff auf UBRRH und UCSRC Register
» weiter:
15.11.1. UDR – USART I/O Data Register
Impressum