Titelbild Mikrocontroller

10.8. TIMSK – Timer/Counter Interrupt Mask Register

TIMSK Register des ATmega8

TIMSK Register des ATmega8


Bit 7 bis 2 – Werden später beschrieben

Bit 1 – Res: Reserviertes Bit

Dieses Bit ist reserviert und wird immer als 0 gelesen.

Bit 0 – TOIE0: Timer/Counter0 Overflow Interrupt Enable

Wenn das TOIE0-Bit gesetzt ist und das I-Bit in Status-Register (SREG) ebenfalls gesetzt ist, dann ist der Timer/Counter0 Overflow Interrupt freigegeben. Die dazugehörige Interrupt-Routine wird ausgeführt, wenn ein Überlauf im Timer/Counter0 aufgetreten ist und somit das TOV0-Bit im TIFR-Register gesetzt wurde.
Impressum